需要金幣:![]() ![]() |
資料包括:完整論文 | ![]() |
![]() |
轉(zhuǎn)換比率:金額 X 10=金幣數(shù)量, 例100元=1000金幣 | 論文字?jǐn)?shù):19579 | ![]() | |
折扣與優(yōu)惠:團購最低可5折優(yōu)惠 - 了解詳情 | 論文格式:Word格式(*.doc) | ![]() |
摘要:文中介紹了FPGA的開發(fā)流程、硬件開發(fā)語言及其開發(fā)環(huán)境Quartus II和SDRAM的結(jié)構(gòu)特點和工作原理,根據(jù)SDRAM的工作原理、控制時序和指令特點,設(shè)計一種基于FPGA的SDRAM控制器的方案。SDRAM控制器的設(shè)計主要由主控制模塊、信號產(chǎn)生模塊、數(shù)據(jù)路徑模塊和參數(shù)模塊組成。本設(shè)計解決SDRAM控制復(fù)雜、不方便的問題,并用Verilog給予仿真結(jié)果。仿真結(jié)果表明使用該方法設(shè)計實現(xiàn)的控制器能夠使系統(tǒng)方便,可靠的對SDRAM進行操作。
關(guān)鍵字:SDARM控制器; FPGA; 控制模塊; 軟件仿真
目錄 摘要 Abstract 1 引言1 2 SDRAM控制器的介紹與設(shè)計1 2.1SDRAM的基本信號4 2.2 SDRAM的指令4 2.3 SDRAM初始化操作5 2.4 SDRAM讀寫操作5 2.5 SDRAM操作終止5 2.6 SDRAM工作原理6 2.7 SDRAM控制器方案9 2.7.1 接口信號介紹10 2.7.2 主控制模塊 11 2.7.3 信號產(chǎn)生模塊12 2.7.4 參數(shù)模塊12 2.7.5 數(shù)據(jù)徑路模塊13 2.8 SDRAM控制器的設(shè)計14 2.9 SDRAM控制器的具體實現(xiàn)15 3 FPGA介紹與設(shè)計20 3.1 FPGA芯片介紹20 3.2 在FPGA中設(shè)計和實現(xiàn)SDRAM控制器21 4 總結(jié)23 參考文獻25 致 謝25 附 錄26 |